Circuits numériques et synthèse logique: un outil : VHDLJacques Weber, 1995 - 202 pages L'électronique numérique est présente dans tous les domaines de la vie courante et professionnelle. La conception et la réalisation des fonctions et circuits associés ont beaucoup évolué ces deux dernières décennies : la miniaturisation a permis une intégration plus grande et donc une complexification allant de pair. On trouve couramment plusieurs dizaines de milliers de portes logiques sur un seul circuit. Les outils de conception de ces éléments ont eux aussi subi une évolution remarquable. Leur informatisation permet actuellement la réalisation "à domicile" et surtout un gain de temps et une souplesse appréciables. Cet ouvrage présente une méthode de conception de tels circuits, associés à un outil de description qui est devenu un standard : le langage VHDL. Les auteurs lient l'apprentissage des bases de l'électronique numérique à la compréhension des concepts des langages de description. Ce livre permettra ainsi au lecteur d'acquérir la maîtrise du processus de synthèse des circuits. Destiné aux étudiants en électronique (IUT, BTS, seconds et troisièmes cycles universitaires, formations d'ingénieurs), ce livre sera aussi utile aux professionnels soucieux de mettre à jour leurs connaissances ou de découvrir un tel langage de description. |
Expressions et termes fréquents
active applications architecture bascule base begin binaire c’est calcul changement charge chiffres circuits circuits programmables code combinatoire commandes compilateur complexes comporte composants compteur concepteur conditions correspond courants créer d’autres d’entrée d’état d’horloge d’un d’une déclaration définit description diagramme de transitions différentes doit doivent données égale élémentaires éléments end process entiers entity entrées équations erreurs etat états évidemment exemple expression façon famille figure fonction forme fournit fréquence général générer haut indique instructions integer range interne l’on l’opérateur l’une l’utilisateur langage librairie logique machine maximum mémoire mise mode moyen n’est niveau nombre notera numérique objets opérateurs parfois parité passe permet permettent peuvent port possible précédent préciser première présente problème processus programme qu’il qu’une réalisation registre d’état représente respect schéma séquentiels sera seul signal signe simple solution sortie standard suit suivant synchrone synthèse système table tableau technologie tension type utilise valeur variables vecteur version VHDL wait

